Altera Cyclone V SOC の各種プラットフォームをサポートする高度なカスタマイズが可能なBSP
Altera 社、その他のサードパーティの各種Soft-IP をサポートするWEC7 EbootによるFPGA設定。 これによりシステムの拡張性とコストの削減が可能。
ハイライト
新 Altera Cyclone V SOC用の初めてのBSP
開発ライフサイクルを60%削減
ターゲット開発プラットフォームをベースにしたBSPカスタマイズ
仕様
プラットフォーム:
・ Dual ARM Cortex A9
・ 1 GB DDR3 RAM
・ Interrupt Handling & Timer (Scheduler timer)
Kernel:
・ GPIO
・ I2C (NewHaven 16x2 LCD Support)
・ SMP (Dual Core サポート)
・ NEON FPU
・ GIC (Global Interrupt Controller)
Booting:
・ Flash Memory (NOR - SPI)
・ Eboot -QSPI 及びEthernet bootingのオプション
マルチメディア:
・ NEEK ディスプレイ パネルをサポート
ストレージ:
・ SDMMC
・ USB OTG 2.0
開発:
・ リモートDesktopサポート
・ Ethernet 経由のKITL
・ USB-Serial 経由のKITL
・ Active Sync サポート
・ CTK Test suite
・ アプリケーション開発用のSDK
その他:
・ FPGA 設定
Altera のCyclone V SoCは、 プロセッサ、ペリフェラル及びメモリをインテグレートしたARMベースのプロセッサシステムで、広帯域接続バックボーンを使用してFPGAとインターフェイスしています。
Cyclone V SoCは、ARMのSoCにディスクリートプロセッサ、FGPA及びデジタル信号処理機能(DSP)をインテグレートすることにより、プルグラマブルロジックの持つ使い勝手の良さを活かし、システム性能を向上しながら、電力、コスト、ボードサイズの低減を図ったコストエフェクティブなSoCです。