iWave iWave Japan, Inc.
TOP
会社情報 事業概要 製品 サービス パートナー リクルート お問い合せ

 Altera

RainboW-G17M-Q7 / Altera Cyclone V SOMモジュール

 アイウェーブのRainboW-G17M-Q7 SOM(System On Module)は、 世界で初めて Dual ARM Cortex A9 coreとAltera Cyclone V SX SoC FPGAをQ7モジュール上に一体化しました。
このモジュールは、システム設計に大きな柔軟性を提供するとともに、コスト及び消費電力の低減をもたらします。


このモジュールは、高速のトランシーバ、ハードメモリコントローラ及びロジック インテグレーションの強化により、帯域幅性能が向上し、コストセンシティブなハイエンドアプリケーションに最適です。

                  

          Altera Cyclone V SOC Q7 パンフレット (PDF)
          Altera Cyclone V SOC Q7 プレゼンテーション (PDF)
          WEC7 on Altera Cyclone V SOC プレゼンテーション (PDF)

         Altera Cyclone V 開発キット(Linux) (YouTube)

ハイライト

  • ARM Cortex A9 Dual core CPUと最大110K LEのFPGAをインテグレート
  • 高速トランシーバとハードメモリコントローラで強化
  • インテグレーション用のFPGA IPコアが入手可能
  • Qseven R2.0準拠
  • OS:WEC7、Linux

仕様


SOC Altera's Cyclone V 5CSXFC4. Dual ARM Cortex A9 HPS +
40K LUT FPGA
HPS RAM 512MB DDR3 RAM with ECC support
HPS Flash 16MB QSPI Flash
FPGA RAM 256MB DDR3
オンボード ペリフェラル 10/100/1000 Ethernet PHY
4 Port USB HUB
Qseven
エッジコネクタ
Qsevenエッジコネクタインターフェイス:
Cyclone V HPS側:
10/100/1000 Ethernet PHY x1,
USB Host2.0 x4,
CAN x1,
SD/MMC port x1,
I2C x2, SPIx1,
UART x2,
WDOG, GPIOs
FPGA high speed Transceivers側:
PCIe Gen1 x 4lane
SATA x 1 Port - FPGA ソフト IP
FPGA Ios側:
LVDS x 2 ポート FPGA soft IP (23 SE IOs)経由
AC97/I2S Audio FPGA soft IP (5 SE IOs)経由
FPGA IOs (8 SE IOs)
PWM FPGA soft IP経由
注1: FPGA ソフト IPは、デフォルトでは含まれません。 ハードウェアの接続のみ提供されております。
注2: HPS - Hard Processor System; SE IO - Single ended IOs
拡張コネクタ 拡張コネクタインターフェイス:
FPGA側:
9 TX LVDS Pairs 若しくは 18 SE IOs,
11 RX LVDS Pairs 若しくは 22 SE IOs,
5 シングルエンド IOs,
SMBUS 若しくは 2 SE IOs
FPGA専用clock IOs:
General Puropse clock Inputs - 2 LVDS or 2 SE
General Puropse clock Outputs - 1 LVDS or 2 SE
部品温度範囲 -40℃ 〜 85℃
形状 70mm x 70mm. Qseven R2.0 互換
提供する
Linuxデバイスドライバ
512MB HPS DDR3, Console UART, Data UART, Standard SD (boot), CAN, I2C, Ethernet, USB2.0 Host, 800x480 LVDS display IF, RTC, Capacitive touch (I2C), GPIO, SMP support
提供する
WEC7デバイスドライバ
512MB HPS DDR3, Console UART, Data UART, Standard SD (boot), Ethernet, 800x480 LVDS display IF, Capacitive touch (I2C), GPIO, SMP support
注:動作温度範囲は、基板の動作温度範囲ではなく、搭載されているCPU等の部品の動作温度範囲です。
お客様は当社製品をシステムに組み合上げた後、ターゲットソフトウェアをフルに動かした条件で、動作温度範囲の評価をしていただく必要があります。
お客様の最終製品(システム)の動作温度範囲を保証するため、場合によっては、ヒートシンクを付けていただく等の対策が必要になります。

ブロック図



                
          Altera Cyclone V /RainboW-G17D 開発プラットフォーム

詳しくは、営業へお問い合わせ下さい。



Copyright(c) iWave Japan, Inc. all rights reserved.